Logo
    • English
    • Ελληνικά
    • Deutsch
    • français
    • italiano
    • español
  • Ελληνικά 
    • English
    • Ελληνικά
    • Deutsch
    • français
    • italiano
    • español
  • Σύνδεση
Προβολή τεκμηρίου 
  •   Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
  • Επιστημονικές Δημοσιεύσεις Μελών ΠΘ (ΕΔΠΘ)
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ.
  • Προβολή τεκμηρίου
  •   Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
  • Επιστημονικές Δημοσιεύσεις Μελών ΠΘ (ΕΔΠΘ)
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ.
  • Προβολή τεκμηρίου
JavaScript is disabled for your browser. Some features of this site may not work without it.
Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
Όλο το DSpace
  • Κοινότητες & Συλλογές
  • Ανά ημερομηνία δημοσίευσης
  • Συγγραφείς
  • Τίτλοι
  • Λέξεις κλειδιά

A High-Performance Neuron for Artificial Neural Network based on Izhikevich model

Thumbnail
Συγγραφέας
Sapounaki M., Kakarountas A.
Ημερομηνία
2019
Γλώσσα
en
DOI
10.1109/PATMOS.2019.8862154
Λέξη-κλειδί
Digital circuits
Field programmable gate arrays (FPGA)
Integrated circuit design
Neural networks
Neurons
Pipelines
Artificial neurons
FPGA implementations
Hardware realization
Improve performance
Membrane potentials
Neuromorphic circuits
Parallel Computation
Scientific researches
Fixed point arithmetic
Institute of Electrical and Electronics Engineers Inc.
Εμφάνιση Μεταδεδομένων
Επιτομή
Neuromorphic circuits have gained a lot of interest through the last decades since they may be deployed in a large spectrum of scientific research. In this paper a hardware realization of a single neuron targeting Field Programmable Gate Arrays (FPGA) with 6 levels of pipeline is presented. The proposed circuit implements the Izhikevich's model and is presenting better performance compared to a previous pipelined design. The proposed implementation is based on fixed-point arithmetic, allowing faster computations on values related to the membrane potential and the membrane recovery variable of the neuron. The exploitation of balanced and reduced stages of pipeline, in combination to the fixed point arithmetic, offers two significant characteristics. The circuits characteristics are higher performance up to 14%, achieving also parallel computation, better simulation of the actual operation of a neuron, while area requirements of the FPGA implementation remain low as the initial reference design. The proposed circuit is the first of its kind, in an effort to minimize area and at the same time improve performance of an artificial neuron. © 2019 IEEE.
URI
http://hdl.handle.net/11615/78784
Collections
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ. [19735]
htmlmap 

 

Πλοήγηση

Όλο το DSpaceΚοινότητες & ΣυλλογέςΑνά ημερομηνία δημοσίευσηςΣυγγραφείςΤίτλοιΛέξεις κλειδιάΑυτή η συλλογήΑνά ημερομηνία δημοσίευσηςΣυγγραφείςΤίτλοιΛέξεις κλειδιά

Ο λογαριασμός μου

ΣύνδεσηΕγγραφή (MyDSpace)
Πληροφορίες-Επικοινωνία
ΑπόθεσηΣχετικά μεΒοήθειαΕπικοινωνήστε μαζί μας
Επιλογή ΓλώσσαςΌλο το DSpace
EnglishΕλληνικά
htmlmap