Logo
    • English
    • Ελληνικά
    • Deutsch
    • français
    • italiano
    • español
  • Ελληνικά 
    • English
    • Ελληνικά
    • Deutsch
    • français
    • italiano
    • español
  • Σύνδεση
Προβολή τεκμηρίου 
  •   Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
  • Επιστημονικές Δημοσιεύσεις Μελών ΠΘ (ΕΔΠΘ)
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ.
  • Προβολή τεκμηρίου
  •   Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
  • Επιστημονικές Δημοσιεύσεις Μελών ΠΘ (ΕΔΠΘ)
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ.
  • Προβολή τεκμηρίου
JavaScript is disabled for your browser. Some features of this site may not work without it.
Ιδρυματικό Αποθετήριο Πανεπιστημίου Θεσσαλίας
Όλο το DSpace
  • Κοινότητες & Συλλογές
  • Ανά ημερομηνία δημοσίευσης
  • Συγγραφείς
  • Τίτλοι
  • Λέξεις κλειδιά

A SoC-ZYNQ-Based SW-HW Co-Simulation and Verification Method

Thumbnail
Συγγραφέας
Mahdi A.S., Archonta C., Tzimas G., El-Kady A.
Ημερομηνία
2019
Γλώσσα
en
DOI
10.1109/PACET48583.2019.8956264
Λέξη-κλειδί
ARM processors
Electronic data interchange
Field programmable gate arrays (FPGA)
Transceivers
VLSI circuits
Cosimulation
Ethernet connections
SoC architecture
SoC implementation
Verification method
Verification model
VLSI
Zynq
System-on-chip
Institute of Electrical and Electronics Engineers Inc.
Εμφάνιση Μεταδεδομένων
Επιτομή
An architecture enabling a flexible on-board simulation and verification method for complex user-specific IPs is presented. The proposed method relies on an FPGA-SoC implementation of a golden simulation and verification model, properly optimized for simplicity and efficiency. It is designed to facilitate the integration of any VLSI-intended circuit into the FPGA-SoC board by a simple drag-and-drop fashion. Exploiting the SoC architecture of Xilinx Zynq-FPGA boards, the proposed method can also be used for SW-HW co-simulation flows by data-transferring between a Host-PC SW environment and the VLSI user's circuits. The data-exchange is based on an Ethernet connection between the host and the ARM Processor on the Zynq FPGA platform. The performance of a digital baseband transceiver system incorporating VLSI IPs of interest has been studied using the flexibility and reliability of the proposed hybrid SW-HW modelling method. © 2019 IEEE.
URI
http://hdl.handle.net/11615/76117
Collections
  • Δημοσιεύσεις σε περιοδικά, συνέδρια, κεφάλαια βιβλίων κλπ. [19735]
htmlmap 

 

Πλοήγηση

Όλο το DSpaceΚοινότητες & ΣυλλογέςΑνά ημερομηνία δημοσίευσηςΣυγγραφείςΤίτλοιΛέξεις κλειδιάΑυτή η συλλογήΑνά ημερομηνία δημοσίευσηςΣυγγραφείςΤίτλοιΛέξεις κλειδιά

Ο λογαριασμός μου

ΣύνδεσηΕγγραφή (MyDSpace)
Πληροφορίες-Επικοινωνία
ΑπόθεσηΣχετικά μεΒοήθειαΕπικοινωνήστε μαζί μας
Επιλογή ΓλώσσαςΌλο το DSpace
EnglishΕλληνικά
htmlmap